# MIPS LINUX异常中断代码分析

**CurrentVersion:** 0.16

**Date:** 2007-04-12



# 版本历史

| 版本状态 | 作者        | 参与者 | 起止日期     | 备注     |
|------|-----------|-----|----------|--------|
| 0.10 | Dajie Tan |     | 07-04-12 | 完成草稿   |
| 0.12 | Dajie Tan |     | 07-04-19 | 完善A    |
| 0.14 | Dajie Tan |     | 07-08-17 | 完善 B.1 |
| 0.15 | Dajie Tan |     | 07-08-19 | 完善 B.2 |
| 0.16 | Dajie Tan |     | 07-09-10 | 完善 B.3 |
|      |           |     |          |        |

本文拟以龙芯 2E (兼容 MIPS III) 为例,对内核的异常、中断系统作一个框架式的描述,将结合 2.6.18 的代码来说明。

# A. 概述

龙芯 2E 在高优先级异常出现时,在设置了某些寄存器后,会根据异常类型跳转到相应的固定地址处(高优先级异常服务入口),操作系统会将相应的异常处理程序,置于这些地址处。

龙芯 2E 的高优先级异常有:冷启动、热重启、非屏蔽中断,TLB 重填(32 位模式), xTLB 重填(64 位模式), cache 错误,其他异常。

龙芯 2E 之高优先级异常入口地址有以下五个:

Table A.1 优先级异常入口

| 异常类型          | 正常运行(BEV为0)         | 启动 (BEV 为 1)       |
|---------------|---------------------|--------------------|
| 冷启动、热重启、非屏蔽中断 | 0xFFFFFFF BFC00000  | 0xFFFFFFF BFC00000 |
| TLB 重填        | 0xFFFFFFF 80000000  | 0xFFFFFFF BFC00200 |
| xTLB 重填       | 0xFFFFFFF 80000080  | 0xFFFFFFF BFC00280 |
| cache 错误      | 0xFFFFFFFF A0000100 | 0xFFFFFFF BFC00300 |
| 其他            | 0xFFFFFFF 80000180  | 0xFFFFFFF BFC00380 |

当龙芯正常运行时,STATUS 寄存器之 BEV 位为 0 ,0xFFFFFFFF 80000000 地址处不经 TLB 映射、但缓存;当龙芯启动时,STATUS 寄存器之 BEV 位为 1,0xFFFF FFFF BFC0 0200 地址处龙芯不缓存、不经 TLB 映射。MIPS 下 TLB、Cache 都要 OS 参与管理,在其启动时 OS 尚未接管系统,这个时候不采用 TLB、Cache 机制是很重要的。

注意,冷启动、热重启、非屏蔽中断的入口地址始终位于 0xFFFF FFFF BFC0 0000

由此可见龙芯 2E 启动时(冷启动异常或者热重启异常),执行的第一条指令是位于地址

0xFFFF FFFF BFC0 0000 处的,实际上龙芯电脑上所用之 BOOTLOADER(PMON)的第一条指令就映射在地址空间的 0xFFFF FFFF BFC0 0000 处。

注意到上面的五个固定的异常入口地址,有一个其他异常类入口(一般称为通用异常入口),当 CPU 内部异常或者外部中断发生时,CPU 硬件设置 CAUSE 寄存器的 ExcCode (CAUSE 6:2)位后,就跳转到该异常入口。ExcCode 位段用来描述通用异常类型,共 5 位,故而可以描述 2^5 = 32 个异常类型。

位于通用异常入口处的是操作系统设置的一个简单的异常处理程序,它会取出 CAUSE 寄存器的 ExcCode 域(5 位,可以描述 32 个异常),用之索引一个通用异常处理表(exception\_handlers),并跳转到异常处理表项所指向的处理程序,通用异常处理表如下所示:



该异常处理表很像 x86 的 IDT, 只是他的每个表项没什么附加信息, 就是一个相应异常处理程序的地址。

来自硬件的中断,CPU 会自动将 CAUSE 寄存器的 ExcCode 域 (6:2) 设为 0, 其最终会执行总的中断处理程序 handle\_int。

ExcCode 位为 0 时,只是笼统地描述为中断,具体的是何种中断,还要借助 CAUSE 寄存器的 IP 位 (15:8, IP7-IP0)来描述。硬件中断出现时,CPU 会根据中断信号的来源,设置

CAUSE 之 IP 位。 IP 位共 8 位,每位对应一个中断。龙芯 2E 下,8 个中断的用途分配如下:

| IP0 | 软件中断 | 保留未用           |
|-----|------|----------------|
| IP1 | 软件中断 | 保留未用           |
| IP2 | 硬件中断 | 北桥中断控制器中断      |
| IP3 | 硬件中断 | 保留             |
| IP4 | 硬件中断 | 保留             |
| IP5 | 硬件中断 | I8259A 中断      |
| IP6 | 硬件中断 | Perfcounter 溢出 |
| IP7 | 时钟中断 | Timer 中断       |

Table A.2 CAUSE之IP位对应中断

IP6, IP7 都是CPU内部产生。

可以看到,一个硬件中断的流程应该是这样的(以键盘为例):

- 1. 用户击键后,键盘控制器 8042 产生中断,通过 I8259A 在 CPU 的中断引脚上,引起异常
- 2. CPU 自动设置 CAUSE 的 ExcCode 位为 0, IP5 为 1, 并跳转到通用异常入口 0xFFFFFFF 80000180
- 3. 位于通用异常入口处的简单异常处理程序,根据 ExcCode 的值索引异常处理表 (exception\_handlers),获取到 0 号异常的处理程序是 handle\_int,并跳转过去
- 4. handle\_int 根据 CAUSE 之 IP 位的值跳转到中断控制器 8259A 相关的中断处理函数 do nb2005 8259

5. do\_nb2005\_8259 读取 8259A 之 In-Service Register(ISR, 注意与 x86 的差异, x86 是由 8259A 主动将中断号送上数据总线的),通过简单的计算得到中断号,进而调用 do\_IRQ 进入相应的中断处理程序。

可以看到龙芯的整个异常处理是个树状结构,如下图所示:



| 龙芯|| 异常处理结构

- B. 内核代码分析
- B.1 高优先级异常入口初始化

```
通用异常入口初始化,位于:
[arch/mips/kernel/traps.c]
void __init trap_init()
{
    ...
    set_handler(0x180, &except_vec3_generic, 0x80);
    ...
}

set_handler 亦定义于该文件中:
void __init set_handler (unsigned long offset, void *addr, unsigned long size)
{
    memcpy((void *)(ebase + offset), addr, size);
    flush_icache_range(ebase + offset, ebase + offset + size);
}
```

很显然 set\_handler 完成的操作是将 addr 处,大小为 size 字节的数据块复制到指定的 异常入口处。其第一个参数指定入口的偏移地址,如 xTLB 重填为 0x100,通用异常为 0x180;第二个参数为异常处理程序的指针;第三个为需要复制的大小。其中 ebase 是个 全局变量,32 位内核下其值为 0x8000 0000。特别地,每个高优先级异常处理程序的长度不能超过 128 bytes。下面看看复制到 0x8000 0180 处的是什么:

```
except_vec3_generic 是通用异常处理程序,定义于:
[arch/mips/kernel/genex.S]
/*
* General exception vector for all other CPUs.
```

```
* Be careful when changing this, it has to be at most 128 bytes
 * to fit into space reserved for the exception handler.
 */
NESTED(except vec3 generic, 0, sp)
    .set
          push
    .set noat
          k1, CP0 CAUSE
    mfc0
    andi
          k1, k1, 0x7c
#ifdef CONFIG 64BIT
    dsll
           k1, k1, 1
#endif
           k0, exception handlers(k1)
    jr k0
    .set
           pop
   END(except vec3 generic)
```

这段程序完成的功能为:取 cause 寄存器之 ExcCode 值,然后跳转到 exception\_handlers+ExcCode\*4 处,注意 ExcCode为 cause 寄存器的位 6:2,因此 CAUSE & 0x7c 就是 ExcCode\*4。64位下,指针长度为 8 Bytes,异常表的每项亦为 8 Bytes,则索引值为 ExcCode\*8,因此要在原 32位的基础上再左移一位。

```
cache 错误入口初始化,位于:
[arch/mips/mm/c-r4k.c]
void __init r4k_cache_init()
{
    ...
    set_uncached_handler(0x100, &except_vec2_generic, 0x80);
    ...
}
```

因为 cache 错误时可以 cache 的 KSEG1 段不能用了,则 cache 错误异常处理程序位于 KSEG1 之 0xA0000000 + 0x100 处,长度最大为 128 Bytes,异常处理程序为 except vec2 generic,定义于:

```
[arch/mips/mm/cex-gen.S]
    LEAF(except vec2 generic)
    .set
            noreorder
    .set
           noat
           mips0
    .set
    /*
     * This is a very bad place to be. Our cache error
     * detection has triggered. If we have write-back data
     * in the cache, we may not be able to recover.
     * first-order desperate measure, turn off KSEGO cacheing.
     */
    mfc0
            k0,CP0 CONFIG
    li k1,~CONF CM CMASK
    and k0, k0, k1
    ori k0,k0,CONF CM UNCACHED
          k0,CP0 CONFIG
    /* Give it a few cycles to sink in... */
    nop
    nop
    nop
    j
        cache parity error
    nop
    END(except vec2 generic)
另外 set uncached handler 定义于:
[arch/mips/kernel/traps.c]
```

```
void __init set_uncached_handler (unsigned long offset, void
*addr, unsigned long size)
{
#ifdef CONFIG_32BIT
    unsigned long uncached_ebase = KSEG1ADDR(ebase);
#endif
#ifdef CONFIG_64BIT
    unsigned long uncached_ebase = TO_UNCAC(ebase);
#endif

memcpy((void *)(uncached_ebase + offset), addr, size);
}
```

其中 KSEG1ADDR 的宏用于将虚址 ebase 转化为对应的 uncached 段的虚址 (32bit 下为 KSEG1)。32bit 下ebase 为 0x8000 0000 则 KSEG1ADDR(ebase) 的值为 0xA000 0000。

以上是第一层的异常处理,可以看到每个异常处理的程序所完成的功能都比较精简,且长度都限制在 128 Bytes,32 条指令以内。其中频繁使用的 tlb refill 异常处理程序,不像上述的那样,事先编写好的,而是通过一些函数动态生成,然后复制到对应的入口处的。比如龙芯 2E 的 tlb\_refill\_handler 就是由位于 arch/mips/mm/tlbex.c 的build\_r4000\_tlb\_refill\_handler 函数则初始化阶段生成的。至于为何采取这种方式,主要是因为要根据用户的配置生成适合各种 MIPS 平台的 tlb\_refill\_handler ,由于要考虑的情况过多,使用通常的条件编译的方式已经不能满足需求。

### B.2 通用异常处理表初始化

在上面的通用异常处理程序的分析中我们看到,其用 CAUSE 寄存器的 ExcCode 索引一张通用异常处理表 exception handlers,它定义于:

```
[arch/mips/kernel/traps.c]
unsigned long exception handlers[32];
实际上是一个数组,每个元素是相应异常的处理程序地址。初始化时则函数
trap init()中完成:
[arch/mips/kernel/traps.c]
void init trap init(void)
{
    . . . . . .
    /*
     * Setup default vectors
     */
    for (i = 0; i \le 31; i++)
        set except vector(i, handle reserved);
    . . . . . .
    set except vector(0, handle int);
    set except vector(1, handle tlbm);
    set except vector(2, handle tlbl);
    set except vector(3, handle tlbs);
    set except vector(4, handle adel);
    set except vector(5, handle ades);
    set except vector(6, handle ibe);
```

```
set except vector(7, handle dbe);
    set except vector(8, handle sys);
    set except vector(9, handle bp);
    set except vector(10, handle ri);
    set except vector(11, handle cpu);
    set except vector(12, handle ov);
    set except vector(13, handle tr);
    if (cpu has fpu && !cpu has nofpuex)
        set except vector(15, handle fpe);
    set except vector(22, handle mdmx);
    if (cpu has mcheck)
        set except vector(24, handle mcheck);
    if (cpu has mipsmt)
        set except vector(25, handle mt);
    if (cpu has dsp)
        set except vector(26, handle dsp);
    . . . . . .
}
用于填充 exception handlers 的 set except vector 定义于同一个文件中:
void *set except vector(int n, void *addr)
{
    unsigned long handler = (unsigned long) addr;
```

函数所完成的主要操作即是将传来的异常处理函数的地址 addr 赋值给 exception\_handlers的元素 n。当 n 为 0 以及 CPU 具有除法异常时,要进行一些处理,这个与龙芯 2E 无关,我们不关心,略过。

在上面我们看到,内核首先用 handle\_reserved 填充整个 exception\_handlers,然后依次填充 0~13 号异常的处理函数,尔后则根据各 MIPS CPU 的特点填充相应的处理函数,如具有 FPU 且具有 FPU 异常的 MIPS CPU 则填充元素 15 为 handle\_fpe。龙芯 2E 的 32 个异常号(CAUSE 之 ExcCode)之含义为:

Table A.3 CAUSE 之 ExcCode 位

| ExcCode | Mnemonic | Description     |
|---------|----------|-----------------|
| 0       | Int      | 中断              |
| 1       | Mod      | TLB 修改异常        |
| 2       | TLBL     | TLB 异常(读或者取指令)  |
| 3       | TLBS     | TLB 异常(存储)      |
| 4       | AdEL     | 地址错误异常 (读或者取指令) |
| 5       | AdES     | 地址错误异常 (存储)     |
| 6       | IBE      | 总线错误异常 (取指令)    |
| 7       | DBE      | 总线错误异常 (读或存储)   |
| 8       | Sys      | 系统调用异常          |
| 9       | Вр       | 断点异常            |
| 10      | RI       | 保留指令异常          |
| 11      | CpU      | 协处理器不可用异常       |
| 12      | Ov       | 算术溢出异常          |
| 13      | Tr       | 陷阱异常            |
| 14      |          | 保留              |
| 15      | FPE      | 浮点异常            |
| 16~22   |          | 保留              |
| 23      | WATCH    |                 |
| 24~30   |          | 保留              |
| 31      |          | 保留              |

特别地,注意 handle\_int 往往与具体的硬件平台相关,有的可能在具体平台的初始化代码里重新填充 exception\_handlers[0]。比如龙芯 2E 的福珑 mini PC 上就在 arch/mips/godson/godson2e/irq.c 里调用 set\_except\_vector(0, godson2e handle int);重新设置为 godson2e handle int。

1~3号的异常处理函数 handle tlbm, handle tlbl, handle tlbs,与

tlb\_refill\_handler 相同, 亦是在 arch/mips/mm/tlbex.c 中分别由 build\_r4000\_tlb\_modify\_handler(), build\_r4000\_tlb\_load\_handler(), build\_r4000 tlb store handler() 生成。

其他的则由宏 BUILD HANDLER 生成:

[arch/mips/kernel/genex.S]

```
BUILD HANDLER adel ade ade silent
                                                         */
  356
                                                 /* #4
  357
           BUILD HANDLER ades ade ade silent
                                                 /* #5
                                                         */
           BUILD HANDLER ibe be cli silent
  358
                                                 /* #6
                                                         */
  359
           BUILD HANDLER dbe be cli silent
                                                 /* #7 */
           BUILD HANDLER bp bp sti silent
                                                 /* #9 */
  360
           BUILD HANDLER ri ri sti silent
  361
                                                 /* #10 */
  362
           BUILD HANDLER cpu cpu sti silent
                                                 /* #11 */
  363
           BUILD HANDLER ov ov sti silent
                                                 /* #12 */
  364
           BUILD HANDLER tr tr sti silent
                                                 /* #13 */
  365
           BUILD HANDLER fpe fpe silent
                                                 /* #15 */
           BUILD HANDLER mdmx mdmx sti silent /* #22 */
  366
           BUILD HANDLER watch watch sti verbose
                                                      /* #23 */
  367
           BUILD HANDLER mcheck mcheck cli verbose
                                                    /* #24 */
  368
           BUILD HANDLER mt mt sti verbose
                                                 /* #25 */
  369
  370
           BUILD HANDLER dsp dsp sti silent
                                                  /* #26 */
           BUILD HANDLER reserved reserved sti verbose /* others
  371
*/
```

特别地,8号异常(用于系统调用)没有使用BUILD HANDLER 的方式生成。

宏 BUILD HANDLER 定义于同一文件中:

```
352 .macro BUILD_HANDLER exception handler clear verbose
353 __BUILD_HANDLER \exception \handler \clear \verbose
_int
```

354 .endm

```
宏 BUILD HANDLER 亦定义于同一文件中:
   337
            .macro BUILD HANDLER exception handler clear
verbose ext
   338
            .align 5
            NESTED(handle \exception, PT SIZE, sp)
   339
   340
            .set
                   noat
   341
            SAVE ALL
            FEXPORT(handle \exception\ext)
   342
           __BUILD_clear_\clear
   343
   344
            .set at
           __BUILD_\verbose \exception
   345
   346
           move a0, sp
   347
            jal do \handler
               ret from exception
   348
   349
            END(handle \exception)
   350
            .endm
   351
NESTED 定义于:
[include/asm-mips/asm.h]
/*
 * NESTED - declare nested routine entry point
 */
#define NESTED(symbol, framesize, rpc)
        .globl symbol;
                                                \
        .align 2;
                                                \
```

```
.type symbol,@function; \
    .ent symbol,0; \
symbol: .frame sp, framesize, rpc
```

该宏用于产生一个函数头定义,伪操作 .frame 的给出,使其能进行函数调用。

宏 SAVE\_ALL 用于保存上下文,即保存几乎所有的寄存器。这个我们则系统调用里详细讨论。

该宏用于导出函数符号 symbol,可以看到前面在 NESTED 中已经用 .globl 和.type 定义了一个函数符号 handle\_\exception,现在又用之定义了一个函数符号 handle\_\exception\ext,其中\ext 在调用时\_\_BUILD\_HANDLER 始终为 \_\_int,这个\exception则为 BUILD\_HANDLER 传递的第一个参数: adel, ades 等。实际上这里定义了 2 个函数符号,以 adel 为例,一为 handle\_ades,一为 handle\_ades\_int。

接着 343 行又使用了一个宏 \_\_BUILD\_clear\_\clear 这个宏根据\_\_BUILD\_HANDLER 的第 3 个参数的不同有不同形式。从 356~371 行的所有 BUILD\_HANDLER 的调用中我们发现第 3 个参数共有 4 种,分别为 sti, cli, fpe, ade。则:

291 .macro \_\_build\_clear\_sti

| 292 | STI     |                   | #开启中断                 |
|-----|---------|-------------------|-----------------------|
| 293 | .endm   |                   |                       |
| 294 |         |                   |                       |
| 295 | .macro  | build_clear_cli   | Ĺ                     |
| 296 | CLI     |                   | #关闭中断                 |
| 297 | .endm   |                   |                       |
| 298 |         |                   |                       |
| 299 | .macro  | build_clear_fpe   | e                     |
| 300 | cfc1    | a1, fcr31         | #取浮点控制寄存器的值于 a1       |
| 301 | li a2,  | ~(0x3f << 12)     | #生成 fcr31 的 MASK 值    |
| 302 | and a2, | a1                | #清 fcr31 的 17~12 位    |
| 303 | ctc1    | a2, fcr31         | #重新写入fcr31            |
| 304 | STI     |                   | #开启中断                 |
| 305 | .endm   |                   |                       |
| 306 |         |                   |                       |
| 307 | .macro  | build_clear_ade   | e                     |
| 308 | MFC0    | t0, CP0_BADVADDR  | #取 BadVAddr 的值        |
| 309 | PTR_S   | t0, PT_BVADDR(sp) | ) #写入参数栈的 BadVAddr 位置 |
| 310 | KMODE   |                   | #设置 cause 的位,进入内核模式   |
| 311 | .endm   |                   |                       |

可以看到用的较多的 \_\_build\_clear\_cli/sti,实际上被另两个宏 CLI/STI 所代替,其分别用于禁止中断和开启中断。其中宏 CLI, STI, KMODE 都定义于 include/asm-mips/stackframe.h。

```
# 低五位置 0, 其他位不变
       xori
              t0, 0x1f
                                 # 写入 status
              t0, CP0 STATUS
       mtc0
#else /* CONFIG MIPS MT SMTC */
        /*
        * For SMTC, we need to set privilege
         * and disable interrupts only for the
         * current TC, using the TCStatus register.
         */
               t0,CP0 TCSTATUS
       mfc0
     /* Fortunately CU 0 is in the same place in both registers */
     /* Set TCUO, TMX, TKSU (for later inversion) and IXMT */
        li t1, ST0 CU0 | 0x08001c00
       or t0,t1
       /* Clear TKSU, leave IXMT */
              t0, 0x00001800
       xori
               t0, CP0 TCSTATUS
       mtc0
       ehb
     /* We need to leave the global IE bit set, but clear EXL...*/
       mfc0
               t0, CP0 STATUS
       ori t0, ST0 EXL | ST0 ERL
               t0, ST0 EXL | ST0 ERL
       xori
               t0, CP0 STATUS
       mtc0
#endif /* CONFIG MIPS MT SMTC */
        irq disable hazard
        .endm
```

我们不关心 SMTC 的情况,则通常的就是绿色部分。所完成的操作即:将 status 寄存器的 CU 域置为 0x1,表示 CPO 可用;低五位(KSU ERL EXL IE)都置为 0,则进入内核模式(KSU=00),禁止中断(IE=0)。最后的 irq\_disable\_hazard 则是一个宏,定义于include/asm-mips/hazards.h,旨在根据不同的 MIPS 处理器,使用不同的消除

CPO 冒险指令填充之。有些 CPU 如 MIPS 10000 已经在硬件层面解决了 CPO 冒险, irq disable hazard 则是一个空宏。

```
.macro STI
#if !defined(CONFIG MIPS MT SMTC)
       mfc0 t0, CP0 STATUS
                                # 取 status 的值
       li t1, ST0 CU0 | 0x1f # 0x1000001f \lambdat1
       or t0, t1
                                 #位5~1置0,位0置1,其他位不变
       xori t0, 0x1e
       mtc0 t0, CP0 STATUS # 写入 status
#else /* CONFIG MIPS MT SMTC */
       /*
        * For SMTC, we need to set privilege
        * and enable interrupts only for the
        * current TC, using the TCStatus register.
        * /
       ehb
               t0,CP0 TCSTATUS
    /* Fortunately CU 0 is in the same place in both registers */
    /* Set TCU0, TKSU (for later inversion) and IXMT */
       li t1, ST0 CU0 | 0x08001c00
           t0,t1
       or
       /* Clear TKSU *and* IXMT */
              t0, 0x00001c00
       xori
       mtc0
               t0, CP0 TCSTATUS
       ehb
    /* We need to leave the global IE bit set, but clear EXL...*/
              t0, CP0 STATUS
       mfc0
       ori t0, ST0 EXL
               t0, ST0 EXL
       xori
```

```
mtc0 t0, CP0_STATUS

/* irq_enable_hazard below should expand to EHB for 24K/34K
cpus */
#endif /* CONFIG_MIPS_MT_SMTC */
    irq_enable_hazard
    .endm

日美心非 SMTC 部分,与CLI类似,所不同的是只是终位5~1 置为了0. 位0 置为1
```

只关心非 SMTC 部分,与CLI类似,所不同的是只是将位 5~1 置为了 0,位 0 置为 1。即:内核模式(KSU=00),开启中断(IE=1)。

```
.macro KMODE
#ifdef CONFIG MIPS_MT_SMTC
        /*
         * This gets baroque in SMTC. We want to
         * protect the non-atomic clearing of EXL
         * with DMT/EMT, but we don't want to take
         * an interrupt while DMT is still in effect.
         */
        /* KMODE gets invoked from both reorder and noreorder code
*/
               push
        .set
        .set mips32r2
        .set noreorder
       mfc0 v0, CP0 TCSTATUS
       andi v1, v0, TCSTATUS IXMT
       ori v0, TCSTATUS IXMT
               v0, CP0 TCSTATUS
       mtc0
       ehb
       DMT 2
                            # dmt
                                   v0
        /*
```

```
* We don't know a priori if ra is "live"
        */
       move
              t0, ra
       jal mips ihb
       nop /* delay slot */
       move
              ra, t0
#endif /* CONFIG MIPS MT SMTC */
       mfc0 t0, CP0 STATUS
       li t1, ST0 CU0 | 0x1e # 0x1000001e \lambdat1
       or t0, t1
       xori t0, 0x1e
       mtc0
              t0, CP0 STATUS
#ifdef CONFIG_MIPS_MT_SMTC
       ehb
       andi v0, v0, VPECONTROL TE
       begz v0, 2f
       nop /* delay slot */
       emt
2:
             v0, CP0 TCSTATUS
       mfc0
       /* Clear IXMT, then OR in previous value */
       ori v0, TCSTATUS IXMT
             v0, TCSTATUS IXMT
       or v0, v1, v0
              v0, CP0 TCSTATUS
       mtc0
       /*
        * irq disable hazard below should expand to EHB
        * on 24K/34K CPUS
        */
       .set pop
#endif /* CONFIG MIPS MT SMTC */
```

irq\_disable\_hazard

.endm

依然只关心非 SMTC 部分,与 STI 类似,所不同的只是将 位 5~1 置为了 0,其他位不变。即:内核模式(KSU=00)。

接着看\_\_BUILD\_HANDLER 的下面,345 行是一个辅助宏,其根据第 4 个参数的值判断是 否打印一些信息,其有种选择 verbose 和 silent。为 verbose 则是一空宏:

```
313 .macro BUILD silent exception
```

314 .endm

为 verbose 则为:

```
320 .macro BUILD verbose nexception
```

322 #ifdef CONFIG 32BIT

323 PRINT("Got \nexception at %081x\012")

324 #endif

325 #ifdef CONFIG 64BIT

326 PRINT("Got \nexception at %0161x\012")

327 #endif

328 .endm

\_\_BUILD\_HANDLER 的 346~348 行,则为核心部分,前面的一些宏都是做了一些准备工作,到这里则将 sp 的值作为调用 do\_\exception 的第一个参数,然后 jal 调用 do\_\exception,返回后直接跳转到 ret\_from\_exception 进行一些扫尾工作。因此真正的功能实现是在 do\_\exception 里,如地址错误的 adel, ades 都为 do\_ade, 其定义于 arch/mips/kernel/unaligned.c

END 也定义于同一个文件中:

可以看到,文件 arch/mips/kernel/genex.S 的主要作用在于生成一系列的异常处理函数。包括高优先级的 except\_vec3\_generic,通用异常的 handle\_ades, handle\_adel 等等。

下面我们着重看看与外部设备密切相关的 0 号中断异常处理函数 handle\_int,与系统调用相关的 8 号异常处理函数 handle sys。

# B.3 中断异常处理

负责中断异常处理的是 handle\_int, 其与具体的硬件平台紧密相关, 有的可能在具体平台的初始化代码里重新填充 exception\_handlers[0]。例如龙芯 2E 的福珑 mini PC 上就在 arch/mips/godson/godson2e/irq.c 里调用 set\_except\_vector(0, godson2e handle int), 重新设置其为 godson2e handle int。

```
[arch/mips/godson/godson2e/irq.c]
void __init arch_init_irq(void)
{
. . . . . .
    /* Sets the first-level interrupt dispatcher. */
    set except vector(0, godson2e handle int);
}
其中 godson2e handle int 定义于:
[arch/mips/godson/godson2e/int-handler.S]
/*
 * godson2e handle int:
 * We check for the timer first, then check PCI ints A and D.
 * Then check for serial IRQ and fall through.
 */
        .set
                noreorder
        .align 5
        NESTED(godson2e handle int, PT SIZE, sp)
                noat
        .set
```

```
# 保存上下文
       SAVE ALL
                                  # 关中断
       CLI
       .set
               at
       /*
        * Get pending interrupts
        */
              t0,CP0 CAUSE
       mfc0
                                 # get pending interrupts
              t2,CP0 STATUS
                                 # get enabled interrupts
       mfc0
                                  # isolate allowed ones
       and
              t0,t2
       andi t1, t0, STATUSF IP7 /* cpu timer */
             t1, 11 cputimer irq
       bnez
#ifdef CONFIG PERFCTR
             t1, t0, STATUSF IP6 /* cpu performance ov*/
       andi
       bnez t1, ll perfctr irq
#endif
       andi
             t1, t0, STATUSF IP5 /* int3 hardware line */
               t1, 11 8259 irq
       bnez
              t1, t0, STATUSF IP2 /*int0 hardware line*/
       andi
               t1, 11 nb2005 irq
       bnez
               reorder
       .set
ll spurious_irq:
       /* wrong alarm or masked ... */
           spurious interrupt
       nop
       END(godson2e handle int)
```

```
.align 5
ll cputimer irq:
       li a0, 63
       move a1, sp
       jal do IRQ
       j ret from irq
#ifdef CONFIG PERFCTR
ll perfctr irq:
       li a0, 62
       move a1, sp
       jal do IRQ
       j ret from irq
#endif
11 8259 irq:
       li t0, 0xbfd00000 # 0xbfd00000 为 I/O 的基地址
       1b t2, 0x20(t0)
                          # 读 0x20 端口
       lb t3, 0xa0(t0)
                          # 读 0xa0 端口
       sll t3, t3, 8
                          # 合并
       or t2, t2, t3
       move a0, t2
              al, sp
       move
       and a0, 0xffffffffb; # 剔除主片用于级联另一片的 IR2 信号
       jal do nb2005 8259
       nop
       j ret from irq # 中断返回清理现场
11 nb2005 irq:
       move
              a0, sp
```

```
jal bonito_irqdispatch
j ret_from_irq
```

godson2e\_handle\_int 是龙芯平台中断处理的骨架函数。其首先使用 SAVE\_ALL 宏,保存上下文,这个宏定义于:

其又由四个宏组成,都定义于同一文件中:

```
.macro SAVE SOME
       .set
             push
             noat
       .set
             reorder
       .set
       mfc0
             k0, CP0 STATUS
       sll
             k0, 3
                            /* extract cu0 bit */
             noreorder
       .set
                           # k0 小于 0 (最高位为 1)则为内核模式
       bltz
             k0, 8f
        move k1, sp
       .set reorder
       /* Called from user mode, new stack. */
       get saved sp
8:
              k0, sp
       move
       PTR SUBU sp, k1, PT SIZE # PT SIZE=sizeof(struct pt regs)
       LONG S k0, PT R29(sp) \# 32bit LONG S = sw
```

```
LONG S $3, PT R3(sp) \# 64bit LONG S = sd
       /*
        * You might think that you don't need to save $0,
        * but the FPU emulator and qdb remote debug stub
        * need it to operate correctly
        */
       LONG S $0, PT R0(sp)
       mfc0 v1, CP0 STATUS
       LONG_S $2, PT R2(sp)
       LONG S v1, PT STATUS(sp)
#ifdef CONFIG MIPS MT SMTC
       /*
        * Ideally, these instructions would be shuffled in
        * to cover the pipeline delay.
        */
       .set mips32
       mfc0 v1, CP0_TCSTATUS
       .set mips0
       LONG S v1, PT TCSTATUS(sp)
#endif /* CONFIG MIPS MT SMTC */
       LONG S $4, PT R4(sp)
       mfc0 v1, CP0 CAUSE
       LONG S $5, PT R5(sp)
       LONG S v1, PT CAUSE(sp)
       LONG S $6, PT R6(sp)
       MFC0 v1, CP0 EPC
       LONG S $7, PT_R7(sp)
#ifdef CONFIG 64BIT
       LONG S $8, PT R8(sp)
       LONG S $9, PT R9(sp)
#endif
```

```
LONG S v1, PT EPC(sp)
       LONG S $25, PT R25(sp)
       LONG S $28, PT R28(sp)
       LONG S $31, PT R31(sp)
       ori
               $28, sp, THREAD MASK # THREAD MASK = PAGE SIZE-1
             $28, THREAD MASK
       xori
       .set
             pop
       .endm
              /* SAVE SOME end */
其中开始处宏 get saved sp:
       .macro get saved sp /* Uniprocessor variation */
#ifdef CONFIG 64BIT
       lui k1, %highest(kernelsp)
       daddiu k1, %higher(kernelsp)
       dsll k1, k1, 16
       daddiu k1, %hi(kernelsp)
       dsll k1, k1, 16
#else
       lui k1, %hi(kernelsp)
#endif
       LONG L k1, %lo(kernelsp)(k1) # 将当前进程内核栈的地址放入k1
       .endm
```

只看 32bit 部分,kernelsp 为一指针,存放着当前进程内核栈的地址。get\_saved\_sp 就是将当前进程内核栈的地址放入 k1。

回头看 SAVE\_SOME 宏的开始部分(开头绿色部分),其根据 STATUS 左移 3 位的值,判断是否为用户模式,如果是,则要切换内核栈,否则直接跳转到标号 8 处。接下来则是在内核栈上保存 \$0, \$2, \$3, \$4~\$7, \$8~\$9(64bit), \$25, \$28, \$29, \$31, STATUS, CAUSE, EPC 的值。保存好的值正好在内核栈上成一个 struct pt regs 结构

```
.macro SAVE_AT
.set push
.set noat
LONG_S $1, PT_R1(sp)
.set pop
.endm
```

宏 SAVE AT 旨在保存 \$1 的值于内核栈上。

```
.macro SAVE TEMP
       mfhi
               v1
                              # 取 hi 寄存器的值入 v1
#ifdef CONFIG 32BIT
       LONG S $8, PT R8(sp)
       LONG S $9, PT R9(sp)
#endif
       LONG S v1, PT HI(sp)
       mflo
            v1
       LONG S $10, PT R10(sp)
       LONG S $11, PT R11(sp)
       LONG S v1, PT LO(sp)
       LONG S $12, PT R12(sp)
       LONG S $13, PT R13(sp)
       LONG S $14, PT R14(sp)
```

宏 SAVE\_TEMP 旨在保存 \$8~\$9(32bit), \$10~\$15, \$24, hi, lo, 相较于 SAVE\_SOME 其所保存的都是些不是非常重要的寄存器,对应于寄存器约定里的 temp 寄存器。

.endm

LONG S \$15, PT R15(sp)

LONG S \$24, PT R24(sp)

.macro SAVE STATIC

```
LONG S $16, PT R16(sp)
       LONG S $17, PT R17(sp)
       LONG S $18, PT R18(sp)
       LONG S $19, PT R19(sp)
       LONG S $20, PT R20(sp)
       LONG S $21, PT R21(sp)
       LONG S $22, PT R22(sp)
       LONG S $23, PT R23(sp)
       LONG S $30, PT R30(sp)
       .endm
宏 SAVE TEMP 旨在保存 $16~$23, $30 的值,对应于寄存器约定里的 static 寄存器
合起来, SAVE ALL 这个宏旨在当前进程内核栈上保存上下文,整个保存的数据结构由定
义于 include/asm-mips/ptrace.h 的 struct pt regs 描述:
struct pt regs {
#ifdef CONFIG 32BIT
   /* Pad bytes for argument save space on the stack. */
   unsigned long pad0[6];
#endif
   /* Saved main processor registers. */
   unsigned long regs[32];
   /* Saved special registers. */
   unsigned long cp0 status;
   unsigned long hi;
   unsigned long lo;
   unsigned long cp0 badvaddr;
   unsigned long cp0 cause;
```

unsigned long cp0\_epc;

```
#ifdef CONFIG_MIPS_MT_SMTC
    unsigned long cp0_tcstatus;
    unsigned long smtc_pad;
#endif /* CONFIG_MIPS_MT_SMTC */
};
```

各寄存器的偏移常量(如 PT\_R10),由定义于 arch/mips/kernel/asm-offsets.c 的函数 output ptreg defines 动态生成。

接着 godson2e\_handle\_int 往下看,注意到 CAUSE 的 IP 位 (15:8)与 STATUS 的中断 屏蔽位 IM (15:8)都位于 15:8,因此直接相与即可得有效的 IP 位。参考 Table A.2,当 硬件中断出现时,CPU 会根据中断信号的来源,置 CAUSE 寄存器的对应 IP 位为 1。因此在 中断处理函数中,只要读取之,即可获得具体的中断来源。故而则保存了上下文,禁止了中断、切换到内核模式后,其测试 IP 位即可跳转到相应的处理函数中。

IP7 为 1 时,时钟中断,直接将中断通道号 63 作为第一个参数,栈指针作为第二个参数,调用 do\_IRQ 即进入对应的中断通道处理函数。

IP6 为 1 时,性能计数器溢出,直接将中断通道号 62 作为第一个参数,栈指针作为第二个参数,调用 do IRQ 即进入对应的中断通道处理函数。

IP5 为1时,中断信号来自于中断控制器 8259A,则首先分别读取两片 8259A的 IRR 值,合并在一起,作为第一个参数传给定义于 arch/mips/godson/godson2e/irq.c 的 do\_nb2005\_8259,在这个函数中,一一测试是具体的 16 个中断中的哪个,然后将对应的中断通道号传给 do\_IRQ。顺便说一句,此处直接读取 8259A的 IRR 值,来判断具体的中断不是很合适。8259A在没有 INTA 信号时,有一个轮询命令(poll command),可以用之读取到 ISR 的值,这个可以直接使用定义于 include/asm-mips/i8259.h 的 i8259\_irq 函数,获取 ISR 的值来判断具体的中断比较合适。(最新版本的内核已经修正为使用 i8259\_irq 来获取具体中断)

0~15

IP2 为 1 时,中断信号来自于北桥内部中断控制器 bonito,则进入定义于 arch/mips/godson/godson2e/irq.c 的 bonito\_irqdispatch,在其中读取该中 断控制器的 ISR 值,即可确认具体的中断,然后将对应的中断通道号传给 do IRQ。

对应 8259A的 16个中断(实际上有效的为 15, 主片 IR2 用于级联)

关于中断通道号,目前龙芯 2E 平台上的分配是这样的:

```
16~47
        对应北桥内部中断控制器的32个中断
        对应 MIPS CPU 的 8 个中断, 主要用的就是 62, 63
 56~63
中断处理的最后都要跳转到 ret from irq,这个符号定义于:
[arch/mips/kernel/entry.S]
FEXPORT(ret_from_exception)
   preempt stop
FEXPORT(ret from irq)
   LONG L t0, PT STATUS(sp)
                             # returning to kernel mode?
         t0, t0, KU USER
   andi
                               # 内核模式下则跳转
         t0, resume kernel
   beqz
                               # 用户模式
resume userspace:
                               # 关中断
   local irq disable
   LONG L a2, TI FLAGS($28) # 获取当前线程的Thread
                                 Information Flags 标志
          to, a2, TIF WORK MASK # 忽略不需考虑的情况(参见include/
   andi
                                 asm-mips/thread info.h)
```

#ifdef CONFIG\_PREEMPT

j restore all

### resume kernel:

bnez

local irq disable

# 关中断

# 有情况要处理,则跳转

Author: Dajie Tan < jiankemeng@gmail.com>

t0, work pending

```
# 当前线程抢占计数入t0
   lw t0, TI PRE COUNT($28)
         t0, restore all
                              # 不为 0, 就圆满
   bnez
                               # 为 0,则还需判断是否需要调度
need resched:
   LONG L t0, TI FLAGS($28)
   andi t1, t0, TIF NEED RESCHED
   begz t1, restore all
   LONG L t0, PT STATUS(sp) # 判断异常处理前中断是否关闭
   andi t0, 1
                               # 如果关闭,则圆满
   begz t0, restore all
   jal preempt schedule irq
                               # 调度
   b need resched
#endif
                                 #a2 中已放入当前线程的TI FLAGS
work pending:
        t0, a2, TIF NEED RESCHED # 是否需要调度?
   andi
   beqz t0, work notifysig
                                 # 不需要
work resched:
                                  # 调度
   jal schedule
   local irg disable # make sure need resched and
                        # signals dont change between
                         # sampling and return
   LONG L a2, TI FLAGS($28)
   andi
         t0, a2, TIF WORK MASK
   beqz
         t0, restore all
         t0, a2, TIF NEED RESCHED
   andi
   bnez t0, work resched
                       # deal with pending signals and
work notifysig:
                        # notify-resume requests
         a0, sp
   move
   li a1, 0
```

```
jal do_notify_resume  # a2 already loaded
j resume userspace
```

do\_notify\_resume 定义于 arch/mips/kernel/signal.c, 用于通知当前线程恢复用户空间执行。下面看看用于善后的 restore all:

```
FEXPORT(restore all)
                                # restore full frame
#ifdef CONFIG MIPS MT SMTC
/* Detect and execute deferred IPI "interrupts" */
    move
            a0,sp
    jal deferred smtc ipi
/* Re-arm any temporarily masked interrupts not explicitly "acked"
*/
    mfc0
          v0, CP0 TCSTATUS
    ori v1, v0, TCSTATUS IXMT
           v1, CP0 TCSTATUS
    mtc0
           v0, TCSTATUS IXMT
    andi
    ehb
           t0, CP0 TCCONTEXT
    mfc0
                        # dmt t1
    DMT 9
    jal mips ihb
    mfc0
           t2, CP0 STATUS
    andi
           t3, t0, 0xff00
    or t2, t2, t3
    mtc0
            t2, CP0 STATUS
    ehb
         t1, t1, VPECONTROL TE
    andi
    beqz
           t1, 1f
    EMT
1:
          v1, CP0 TCSTATUS
    mfc0
    /* We set IXMT above, XOR should clear it here */
```

```
xori v1, v1, TCSTATUS IXMT
   or v1, v0, v1
   mtc0 v1, CP0 TCSTATUS
   ehb
   xor t0, t0, t3
   mtc0 t0, CP0 TCCONTEXT
#endif /* CONFIG MIPS MT SMTC */
   .set
        noat
   RESTORE TEMP
   RESTORE AT
   RESTORE STATIC
RESTORE SOME
   RESTORE SP AND RET
   .set
        at
```

依旧不关心 SMTC 的情形,RESTORE\_TEMP, RESTORE\_AT, RESTORE\_STATIC, RESTORE\_SOME 依次执行与保存相对应的恢复操作,最后的宏 RESTORE\_SP\_AND\_RET 用于恢复栈、以及异常返回,定义于:

[include/asm-mips/stackframe.h]

```
.macro RESTORE_SP_AND_RET
LONG_L sp, PT_R29(sp) # 恢复原来的栈指针

# HIGH_L sp, PT_HI_R29(sp) /* don't do this! sp has
changed. */
.set mips3
eret # 异常处理返回
.set mips0
.endm
```

eret 执行 2 个操作,一为清 status 之 EXL 位,二为跳转到 EPC 指向的地址处。

最后关心一下当一个中断出现时,MIPS CPU 所完成的动作:

- 1. 将 EPC 指向当前正在执行的指令,以便返回时恢复之
- 2. 置 STATUS 的 EXL 位为 1 (其他位不改变)
- 3. 设置 CAUSE 的 ExcCode 位为 0, 指明为中断
- 4. 跳转到高优先级异常入口

特别地,当 STATUS 的 EXL 置为 1 时,意味着:

- I. CPU 自动进入内核模式(忽略 STATUS[KSU]位),禁止中断(忽略 STATUS[IE]位)
- II. TLB refill 异常入口将使用通用异常入口而非原 tlb refill 异常入口
- III. CPU 将不响应新异常(EPC 不会被重新设置)

因此,为了支持嵌套异常,应尽可能快的将 STATUS 的 EXL 清零(当然首先要保存 EPC 的值),同时将 STATUS[KSU]=00(内核模式)、STATUS[IE]=0(禁止中断)。注意到上面的 godson2e\_int\_handle 中,首先 SAVE\_ALL,然后再使用 CLI 宏来完成这个操作,干净漂亮:

STATUS 中还有一个重要的位是 ERL(Error Level), 当冷启动、热重启、非屏蔽中断 (Reset, Soft Reset, NMI) 或者 Cache 错误 (Cache error) 异常出现时,CPU 会将 其置为 1,则:

- I. CPU 自动禁止中断(忽略 STATUS[IE]位)
- II. eret 使用 ErrorEPC 代替 EPC 作为返回地址
- III. Kuseg 和 xkuseg 被改为 unmaped, uncached 的区域,以便在 cache 错误时,内存空间能正常访问

### B.4 系统调用异常处理

下面看看用于系统调用异常处理 handle\_sys,不同的 ABI 所用之 handle\_sys 不同,我们 仅看 o32 的:

## [arch/mips/kernel/scall32-o32.S]

```
28 NESTED(handle sys, PT SIZE, sp)
29
       .set
              noat
                             # 保存部分重要的寄存器,详见 P28 的分析
30
       SAVE SOME
                             # 设置 KSU=00 (内核模式), IE=1 (开中断)
       STI
31
                               详见 P20 的分析
32
       .set at
33
       lw t1, PT EPC(sp)  # skip syscall on return
35
36
  #if defined(CONFIG BINFMT_IRIX)
       sltiu t0, v0, MAX SYSCALL NO + 1 # check syscall number
37
38 #else
       subu v0, v0, NR O32 Linux
                                                #系统调用号减去基号
39
       sltiu t0, v0, __NR_O32_Linux_syscalls + 1 #小于则置t0为1
40
41 #endif
       addiu t1, 4
42
                           # skip to next instruction
43
      sw t1, PT EPC(sp)
                                                 #非法则跳转
       begz t0, illegal syscall
44
45
```

先来看看当 syscall 指令引起一个系统调用异常时,MIPS CPU 做了什么:

- 1. 将引起异常的 syscall 指令所在地址压入 EPC
- 2. 置 **STATUS** 的 **EXL**位为 **1** (其他位不改变)
- 3. 设置 CAUSE 的 ExcCode 位为 8, 指明为系统调用
- 4. 跳转到高优先级异常入口

则在系统调用函数服务完后, eret 返回前, 应将 EPC 的值加 4, 即返回 syscall 的下一 条指令处,否则的话就不停的进系统调用异常了;) 34、42、43 处的操作就是做这个的。

36~41 行处,我们不关心 IRIX 的情形,则 39、40、44 行检查系统调用号是否超出范围, 如果超出范围则跳转到 illegal syscall 处处理之。

在 MIPS Linux 中系统调用的约定是这样的:

置系统调用号 v0:

置前四个参数,后面的参数用栈传 a0~a3:

常数 NR O32 Linux 定义于include/asm-mips/unistd.h,表示ABI O32的系 统调用号的起始号,目前为4000; NR O32 Linux syscalls 定义于同一文件中, 表示 ABI O32 的系统调用个数,目前是 308。

```
sll t0, v0, 3
46
47
```

[handle sys]

# 生成系统调用表之索引项

la t1, sys call table # 系统调用表的始地址入t1

addu t1, t0 # 索引系统调用表 48

lw t2, (t1) # 从表中读取系统调用函数地址入t2 49

lw t3, 4(t1) # 从表中第二项读取系统调用的参数个数 50

beqz t2, illegal syscall # 函数地址为0则该项无效 51

52

sw a3, PT R26(sp) # save a3 for syscall restarting 53

bgez t3, stackargs # >= 0, 参数个数大于 4, 则要额外的处理 54

55

sys call table 亦定义于该文件中:

#### EXPORT(sys\_call\_table)

#### syscalltable

.size sys call table, . - sys call table

```
.macro syscalltable
#if defined(CONFIG BINFMT IRIX)
   mille sys_ni_syscall
                              0 /* 0 - 999 SVR4 flavour */
   mille sys ni syscall
                            0 /* 1000 - 1999 32-bit IRIX */
   mille sys_ni_syscall
                              0 /* 2000 - 2999 BSD43 flavour */
   mille sys ni syscall
                              0 /* 3000 - 3999 POSIX flavour */
#endif
   sys sys_syscall
                    8 /* 4000 */
   sys sys exit
                      1
   sys sys fork
                      0
   sys sys read
                      3
   sys sys write
                      3
   sys sys open
                      3
                        /* 4005 */
   sys sys_close
                      1
   sys sys waitpid
                      3
   sys sys creat
                      2
   sys sys link
                      2
   sys sys_unlink
                      1 /* 4010 */
   sys sys execve
                      0
   sys sys chdir
   . . . . . .
   sys sys sync file range 7 /* 4305 */
   sys sys tee
   sys sys vmsplice
   sys sys move pages
   .endm
```

内核将 308 个系统调用组织成一张表 sys\_call\_table, 共有 308 行,两列,第一列是系统调用函数地址(4字节),第二列是系统调用参数个数(4字节)。每行占用 8 字节,因此 46 行处要将原索引号上乘一个 8。

注意生成系统调用表的宏 sys:

```
.macro sys function, nargs
PTR \function

LONG (\nargs << 2) - (5 << 2) #系统调用参数个数在 5~8 时,该项 >= 0
.endm
```

第二项只有在系统调用参数个数为 5~8(最大参数个数为 8)时该项值大于等于零。回到上面 50、54 行的操作,当参数个数大于 4 时需要到 stackargs 处去处理。因为 4 个以后的参数是通过栈传过来的,因此 stackargs 主要负责将位于用户空间的参数复制到内核空间(内核栈)。

如果参数个数小于等于4个,则继续下面的:

```
56 stack done:
       lw t0, TI FLAGS($28) #获取当前线程的 Thread Information Flags 标志
57
       li t1, TIF SYSCALL TRACE | TIF SYSCALL AUDIT
58
                            # 测试是否需要系统调用跟踪和审计
       and t0, t1
59
       bnez t0, syscall trace entry
                                          #需要,则跳转
60
61
       jalr t2
                            # t2的内容为系统调用函数地址,见49行
62
63
       li t0, -EMAXERRNO - 1 # error?
64
       sltu t0, t0, v0
65
66
       sw t0, PT R7(sp)
                            # set error flag
             t0, 1f
                            # 返回值正常则跳到1:处
67
       beqz
68
69
                            # error
       negu
              v0
                            # set flag for syscall
70
       sw v0, PT R0(sp)
                            # restarting
71
72 1: sw v0, PT R2(sp)
                            # result
73
```

64~72 行完成函数调用后的返回值设置。

Author: Dajie Tan <jiankemeng@gmail.com>

77

```
78
          lw a2, TI FLAGS($28)
                               #获取当前线程的 Thread Information Flags 标志
   79
          li t0, TIF ALLWORK MASK
   80
          and t0, a2
                                #忽略不需考虑的情况(参见include/
                                 asm-mips/thread info.h)
                                            #有情况要处理则跳转
   81
          bnez t0, o32 syscall exit work
   82
            restore partial #上下文恢复, eret 返回。详见 P37 处分析
   83
   84
到此处一个 4 参数以内, 当前线程没有 TIF 标志的系统调用圆满矣!
   85 o32 syscall exit work:
          j syscall exit work partial
   86
   89
syscall exit work partial 定义于 arch/mips/kernel/entry.S:
FEXPORT(syscall_exit_work partial)
   SAVE STATIC
syscall exit work:
   li t0, _TIF_SYSCALL_TRACE | _TIF_SYSCALL_AUDIT
   and t0, a2
                            # a2 is preloaded with TI FLAGS
   beqz t0, work_pending # 详见P35处
                           # 美中断
   local irq enable
   move a0, sp
   li a1, 1
                       # 系统调用跟踪,定义于arch/mips/kernel/ptrace.c
   jal do syscall trace
                          # 详见 P34 处
   b resume userspace
```

其检查当前线程的 TIF, 看是否需要系统调用跟踪和审计,如果不需要,则到 work\_pending 处,检查是否需要调度,如果不需调度则直接发送信号通知用户空间进程恢复执行;如果需调度则调度之,完了再检查 TIF 直到需调度位消失,立即跳转到 restore all 处,则又圆满矣!

若需要系统调用跟踪和审计,则调用 do\_syscall\_trace 跟踪系统调用,返回后直接到 resume\_userspace 处,由 work\_pending 负责搞定其所关心的 TIF 标志后,进入 restore all,则又又圆满矣!!:)

```
syscall trace entry:
        SAVE STATIC
 91
              s0, t2
 92
        move
 93
        move
              a0, sp
 94
        li a1, 0
        jal do syscall trace
 95
 96
        move t0, s0
 97
        RESTORE STATIC
 98
        lw a0, PT R4(sp)
 99
                              # Restore argument registers
        lw a1, PT R5(sp)
100
101
        lw a2, PT R6(sp)
102
        lw a3, PT R7(sp)
        jalr t0
103
104
        li t0, -EMAXERRNO - 1 # error?
105
        sltu t0, t0, v0
106
107
        sw t0, PT R7(sp)
                              # set error flag
        begz t0, 1f
108
109
110
                   # error
        negu v0
                               # set flag for syscall
111
        sw v0, PT R0(sp)
                       # restarting
112
113 1: sw v0, PT_R2(sp)
                               # result
114
115
        j syscall exit
```

90~115 行这一段完成 syscall trace 前的准备,以及 syscall trace 后的善后 (返回值写入)。我们不关心,略过。

下面重点来看看系统调用的参数个数大于4时, stackargs 的处理。

因为系统调用的参数个数不定,因此就需要判断参数个数为5、6、7、8 不同情况时,相应的复制操作个数。5个参数时需要复制个数为1,6个时为2,以此类推。

通常的解决方法是用四条分支判断语句判断四种情况,这样的实现是对流水线很不友好的, 看看高人们的实现:

```
124 stackargs:
  125
           lw t0, PT R29(sp)
                                  # 用户空间栈指针入t0
  126
  127
           /*
            * We intentionally keep the kernel stack a little below the top
  128
of
  129
            * userspace so we don't have to do a slower byte accurate check
here.
  130
            */
  131
           lw
                   t5, TI ADDR LIMIT($28) # 0 ~ thread info->addr limit
                                           # 表示thread address space
  132
           addu
                  t4, t0, 32
                  t5, t4
  133
           and
                   t5, bad stack
  134
           bltz
                                         # -> sp is bad
```

\$28 保存有指向当前线程的 thread\_info 结构的指针,TI\_ADDR\_LIMIT 由 arch/mips/kernel/asm-offsets.c 动态生成,是为 thread\_info 的成员 addr\_limit 相对于指向 thread\_info 指针的偏移。addr\_limit 保存有 thread address space 的最大值:用户空间线程为 0xBFFFFFFF,内核线程为 0xFFFFFFFF。

如果用户空间栈指针加上 32 后,与上 thread\_info->addr\_limit 的最高位为 1(补码为负数)则用户空间栈指针越界,是为 bad stack.

```
135
136  /* Ok, copy the args from the luser stack to the kernel stack.
137  * t3 is the precomputed number of instruction bytes needed to
```

Author: Dajie Tan < jiankemeng@gmail.com>

```
138
         * load or store arguments 6-8.
139
         */
140
                          # 标号 5 所示之地址入 t1
141
        la t1, 5f
                          # t3 的内容为当前系统调用参数个数减去 5, 再乘以 4
               t1, t3
142
        subu
                            这个已经预先计算好,保存于系统调用表每项的第二个
                            字段,用时直接载入。另外,此前已经判断过, t3 的
                            内容大于等于0
143 1: lw t5, 16(t0)
                          # 从用户空间复制第5个参数
                            t0 的内容为用户空间第一个参数的地址
144
        .set
               push
145
        .set
               noreorder
146
        .set
               nomacro
147
        jr t1
        addiu t1, 6f - 5f #妙用分支延迟槽
148
149
150 2:
       lw t8, 28(t0)
                          # argument #8 from usp
       lw t7, 24(t0)
                          # argument #7 from usp
151 3:
        lw t6, 20(t0)
152 4:
                          # argument #6 from usp
153 5:
       jr t1
154
        sw t5, 16(sp)
                          # argument #5 to ksp
155
156 C:
       sw t8, 28(sp)
                          # argument #8 to ksp
157 B:
       sw t7, 24(sp)
                          # argument #7 to ksp
158 A:
          t6, 20(sp)
                          # argument #6 to ksp
        sw
           stack done
                          # go back
159 6:
        j
160
        nop
```

只用两条 ir 指令,效率大大提高!简直妙不可言!

(1) t3 的值,在参数个数为5 时,t3 为0,6 时为4,7 时为8,8 时为12这个 t3 在这里,实际上是用来表示相对于标号5处的地址偏移! 因为mips/godson下,指令的长度都是4个字节。因此 t3 值为4(参数个数为6)时,第一个 jr t1 是跳转到标号4处开始执行的。

- (2) 第一个 jr t1 用来解决从用户空间复制数据操作的个数问题,相对应的,则是解决写入操作的个数问题,这个用第二个 jr t1 来解决。在此之前,更新 t1 的指令 (addiu)的位置放的很巧妙,置于第一个 jr t1 的延迟槽中,不占用标号 4 与标号 5 之间的空间。
- (3) 可以看到参数个数为 5 时,第二个 jr t1 直接跳转到标号 6 处执行,将第 5 个参数 写入内核栈的操作置于延迟槽中;参数个数为 6 时,会跳转到标号 A 处执行;参数个数为 8 时,会跳转到标号 C 处执行,依次完成第 5、8、7、6 参数的写入。

该段程序的作者对MIPS平台下的延迟槽有深刻的理解,故而才能有如此神乎其技的妙用。

以下是一些特殊情况的处理,我们不关心,略去。

```
161
            .set pop
   163
            .section ex table, "a"
   164
            PTR 1b, bad stack
   165
           PTR 2b, bad stack
   166
           PTR 3b, bad stack
   167
            PTR 4b, bad stack
  168
           .previous
   169
            /*
   170
   171
            * The stackpointer for a call with more than 4 arguments is
bad.
             * We probably should handle this case a bit more drastic.
   172
             */
   173
   174 bad stack:
   175
                                    # error
            negu v0
            sw v0, PT R0(sp)
   176
   177
            sw v0, PT R2(sp)
            li t0, 1
   178
                                    # set error flag
   179
            sw t0, PT R7(sp)
   180
            j o32 syscall exit
   181
```

Author: Dajie Tan < jiankemeng@gmail.com>

```
182
         /*
         * The system call does not exist in this kernel
183
          */
184
185 illegal syscall:
         li v0, -ENOSYS
186
                                 # error
         sw v0, PT R2(sp)
187
        li t0, 1
188
                                 # set error flag
189
        sw t0, PT R7(sp)
190
         j o32_syscall_exit
191
        END(handle sys)
```

至此,系统调用异常处理函数 handle\_sys 分析完毕矣,至于具体的系统调用如: sys\_fork, sys\_execve 等则在具体的文件中实现,如 sys\_fork 就在 arch/mips/kernel/syscall.c 中实现:

```
save_static_function(sys_fork);
__attribute_used__ noinline static int
_sys_fork(nabi_no_regargs struct pt_regs regs)
{
    return do_fork(SIGCHLD, regs.regs[29], &regs, 0, NULL, NULL);
}
```

# **Appendix A**

## add a system call

添加一个系统调用有以下几个步骤:

1. 在 kernel 的系统调用表 sys call table 中添加你的系统调用入口

根据你用的内核位数(32/64bit) 选择需要修改的文件:

```
arch/mips/kernel/scall32-o32.S ----> 32bit kernel
arch/mips/kernel/scall64-64.S ----> 64bit kernel
```

64bit 内核,如果支持兼容 32 bit ABI (032, n32 ) 则还需修改 scall64-o32.S 或 scall64-n32.S

以 32bit 内核为例,在 arch/mips/kernel/scall32-o32.S 中找到宏定义

最后加入自定义的系统调用 sys\_comcat 于 sys\_call\_table 中, sys 为辅助宏,调用名后的数值 0 指示该系统调用所需的参数个数。

只能加在 sys\_call\_table 的最后,否则会扰乱标准的系统调用。

Author: Dajie Tan < jiankemeng@gmail.com>

### 2. 实现系统调用

```
可以在 arch/mips/kernel/syscall.c 中给出一个实现,如:
asmlinkage void sys_comcat(void)
{
    printk(KERN_EMERG "This's comcat syscall\n");
}
```

3. 修改 include/asm-mips/unistd.h

根据你的内核位和支持的 ABI 版本修改相应的宏定义, 32bit 内核需修改:

```
#define __NR_Linux_syscalls 320 -----> 321 (The
number of linux syscalls)
#define __NR_O32_Linux_syscalls 320 -----> 321 (The
number of linux O32 syscalls)
```

相应的在其上的宏集的最后加入:

```
. . . . . . .
```

```
#define __NR_timerfd (__NR_Linux + 318)

#define __NR_eventfd (__NR_Linux + 319)

#define __NR_fallocate (__NR_Linux + 320)

#define __NR_comcat (__NR_Linux + 321)
```

## 4. 测试新的系统调用 sys comcat

用重新编译后的内核启动,如下程序测试之:

```
.text
```

.globl main

.ent main

main:

```
li $2, 4321 /* sys_comcat 的系统的调用号 */
syscall
```

.end main

其中 MIPS 下系统调用的约定为:

v0: 用于置系统调用号

a0~a3: 置前四个参数,后面的参数用栈传

syscall 系统调用触发指令

编译 gcc cat.S -o cat

执行 ./cat

正确的话应有如下输出:

Message from syslogd@localhost at Wed Aug 29 13:15:37 2007 ... localhost kernel: This's comcat syscall

Author: Dajie Tan <jiankemeng@gmail.com>

# **Reference:**

- [1] See MIPS Run 2nd Edtion[M]. 北京:机械工业出版社,2007
- [2] 张福新,陈怀临, MIPS 体系结构剖析、编程与实践.
- [3] 龙芯 2E 用户手册 [S]